【存储器】中科院微电子所在动态随机存储器领域取得重要进展
DRAM是存储器领域最重要的分支之一。随着尺寸微缩,传统1T1C结构的DRAM的存储电容限制问题以及相邻存储单元之间的耦合问题愈发显著,导致DRAM进一步微缩面临挑战。基于铟镓锌氧(IGZO)晶体管的2T0C-DRAM有望克服1T1C-DRAM的微缩挑战,在3D DRAM方面发挥更大的优势。但目前的研究工作都基于平面结构的IGZO器件,形成的2T0C单元尺寸(大约20F2)比相同特征尺寸下的1T1C单元尺寸(6F2)大很多,使得IGZO-DRAM缺少密度优势。
针对平面结构IGZO-DRAM的密度问题,微电子所重点实验室刘明院士团队与华为海思团队联合在2021年IEDM国际大会报道的垂直环形沟道结构(Channel-All-Around, CAA)IGZO FET 的基础上,再次成功将器件的关键尺寸(CD)微缩至50 nm。微缩后的IGZO FET具有优秀的晶体管特性,包括约32.8 μA/μm的开态电流(Vth + 1 V时)和约92 mV/dec的亚阈值摆幅。同时,器件在-40 ℃到120 ℃的温度范围内表现出了良好的热稳定性和可靠性。
该研究成果有助于推动IGZO晶体管在高密度3D DRAM领域的应用。基于该成果的文章“Vertical Channel-All-Around (CAA) IGZO FET under 50 nm CD with High Read Current of 32.8 μA/μm (Vth + 1 V), Well-performed Thermal Stability up to 120 ℃ for Low Latency, High-density 2T0C 3D DRAM Application”入选2022 VLSI,且获选Highlight文章。微电子所博士生段新绿和华为海思黄凯亮博士为共同第一作者,微电子研究所李泠研究员、耿玓副研究员以及华为海思景蔚亮博士为通讯作者。
图1. 关键尺寸(CD)50 nm的IGZO-CAA FET的截面电镜图
图2. 关键尺寸(CD)50 nm的IGZO-CAA FET的转移输出曲线
封面图片来源:拍信网
- 【功率器件】民德电子:全资子公司拟累计5.18 2022-07-06
- 【IC设计】大功率芯片研制获突破 2022-07-06
- 【存储器】中科院微电子所在动态随机存储器 2022-07-06
- 【制造/封测】南海打造大湾区半导体制造业 2022-07-06
- 【材料/设备】晶瑞电材:苏州瑞红KrF光刻机搬 2022-07-06
- 【存储器】传三星正考虑下半年降低存储芯片 2022-07-05
- 【IC设计】AMD和苹果如何掀起处理器效率风 2022-07-05
- 【制造/封测】三星、英特尔、台积电先进封 2022-07-05
- 【IC设计】冰火两重天!6类芯片价格持续下滑, 2022-07-05
- 【制造/封测】三星电机宣布追加投资3000亿 2022-07-05
- 通知
- |
- 要闻
- |
- 动态
【通知通告】关于召开深圳市半导体协助政府 服务企业 合作共赢 创新发展 |
【节日节气】立夏时节 万物并秀(图祝您心情愉快,神清气和! |
2021-2025年促进会免税资格 |
热图推荐